用 VHDL 编写的库

spi-fpga

用 VHDL 编写的 FPGA 的 SPI 主设备和 SPI 从设备。
  • 132
  • MIT

ethernet_mac

采用 VHDL 语言的三模 (10/100/1000) 全双工 FPGA 以太网 MAC。
  • 126
  • GNU General Public License v3.0

w11

PDP-11/70 CPU 内核和 SoC。
  • 111
  • GNU General Public License v3.0 only

Rudi-RV32I

支持 RV32I 指令的基本 RISCV CPU,采用 VHDL 语言。
  • 98
  • MIT

sdram-fpga

用于简单 SDRAM 控制器的 FPGA 内核。
  • 96
  • MIT

deniser

Amiga Denise 芯片更换。
  • 82

dvb_fpga

DVB-S2 组件的 RTL 实现。
  • 79
  • GNU General Public License v3.0

fpga_puf

:key: 适用于任何 FPGA 的与技术无关的物理不可克隆功能 (PUF) 硬件模块。
  • 79
  • BSD 3-clause "New" or "Revised"

PipelineC-Graphics

图形演示。
  • 77

AXI4

AXI4 Full、Lite 和 AxiStream 验证组件。 AXI4 接口主控器、响应器和内存验证组件。 AxiStream 发送器和接收器验证组件。
  • 77
  • GNU General Public License v3.0

neoTRNG

🎲 适用于任何 FPGA 的小型且独立于平台的真随机数生成器..
  • 75
  • BSD 3-clause "New" or "Revised"

fpga-fft

基于 Bailey 4 步大型 FFT 算法的高度优化的流式 FFT 核心。
  • 71
  • GNU General Public License v3.0

uart-for-fpga

用 VHDL 编写的用于 FPGA 的简单 UART 控制器。
  • 69
  • MIT

CoPro6502

BBC Micro 协处理器(65C02、Z80、6809、68000、x86、ARM2、PDP-11、32016)的 FPGA 实现。
  • 68
  • GNU General Public License v3.0 only

R3DUX

  • 58
  • GNU General Public License v3.0 only

mc1

基于 MRISC32-A1 CPU 的计算机(FPGA SoC)。
  • 48
  • zlib

NN_RGB_FPGA

用于颜色检测的神经网络的 FPGA 设计。
  • 44
  • MIT

catapult-v3-smartnic-re

记录 Catapult v3 SmartNIC FPGA 板(Dragontails Peak 和 Longs Peak)。
  • 40

neoapple2

将 Stephen A. Edwards 的 Apple2fpga 移植到 PYNQ-Z1(Xilinx Zynq FPGA),以模拟 Apple II+。
  • 40

Apple-II_MiSTer

适用于 MiSTer 的 Apple II+。
  • 40

neorv32-setups

📁 NEORV32 项目以及各种 FPGA、开发板和(开源)工具链的示例设置。
  • 37
  • BSD 3-clause "New" or "Revised"

fpu

system-verilog 和 vhdl 中的 IEEE 754 浮点库(由 taneroksuz 提供)。
  • 34
  • Apache License 2.0

vhdl-tutorial

  • 34
  • GNU General Public License v3.0 only

ZPUFlex

ZPU 处理器内核的高度可配置且紧凑的变体。
  • 32

bonfire-cpu

FPGA 优化的 RISC-V (RV32IM) 实现。
  • 31
  • GNU General Public License v3.0

C128_MiSTer

[移至:https://github.com/MiSTer-devel/C128_MiSTer](由 eriks5)。
  • 30

a2i

A2I 内核用作 BlueGene/Q 的通用处理器,BlueGene/Q 是 BlueGene/L 和 BlueGene/P 超级计算机(由 OpenPOWERFoundation 开发)的后继产品。
  • 25
  • GNU General Public License v3.0

FPGA-Vision

了解使用 FPGA 进行图像处理。视频讲座解释了汽车驾驶车道检测的算法和实现。真实的硬件可作为远程实验室使用。
  • 25
  • GNU General Public License v3.0

fpga_torture

🔥 与技术无关的 FPGA 压力测试:最大逻辑利用率和高动态功耗..
  • 25
  • BSD 3-clause "New" or "Revised"

Compliance-Tests

测试评估 VHDL 2008 和 VHDL 2019 功能的支持。
  • 24
  • Apache License 2.0