用 Verilog 编写的库

axidmacheck

AXI DMA Check:用于测量模拟中 DMA 速度的实用程序。
  • 6

Piccolo

RISC-V CPU,简单的三级流水线,适用于低端应用(例如嵌入式、物联网)(由 CTSRD-CHERI 提供)。
  • 5
  • Apache License 2.0

nitefury-popr

  • 5
  • GNU General Public License v3.0 only

kasirga_gok_2023

Kasırga - Gök Sayısal RISC-V 类别。
  • 5
  • GNU General Public License v3.0 only

verilog-axi

用于 FPGA 实现的 Verilog AXI 组件(由 ZipCPU)。
  • 4
  • MIT

rggen-verilog-rtl

RgGen 的通用 Verilog RTL 模块。
  • 4
  • MIT

Kiwi-Project-Samples

uLab Kiwi FPGA + ESP32 和 Kiwi Lite 开发板的示例项目。
  • 4

tt03-pdp8

PDP8 用于微型流片 03。
  • 3
  • Apache License 2.0

fpga11

用于 PiDP-11 面板的 FPGA PDP-11。
  • 3
  • MIT

rv32-cpu

我第一次成功尝试构建 RISC-V CPU。
  • 2
  • GNU General Public License v3.0 only

SDRAM_Controller_Verilog

该SDRAM控制器适用于MT48LC32M16 SDRAM。该模块是在时钟速率为100MHz的假设下设计的。
  • 2

nano_4k_quad_7segment

用于 Tang Nano 4K 的四位 7 段驱动器,带 BCD 编码器。
  • 1

COLOR_PAL

使用 Verilog 的 512 / 64 色复合 PAL 调制器。
  • 1

PCXT_DeMiSTify

由spark2k06 deMiSTified的PCXT。
  • 1
  • GNU General Public License v3.0 only

find_first_set

在 Verilog-2001 中找到第一个具有对数复杂度的集合运算。
  • 1

Verilog_UDP_TCP

模块主要用于 IP/TCP+UDP。 Viết bằng Verilog。 Đề tài thực hiện cho Đồ án thiết kế luận lý..
  • 1
  • MIT

caf_verilog

  • 1
  • MIT

psram-tang-nano-9k

适用于 Sipeed Tang Nano 9K / Gowin GW1NR-LV9QN88PC6/15 FPGA 的开源 PSRAM/HyperRAM 控制器(由 dominicbeesley 提供)。
  • 1
  • Apache License 2.0

ethernet

ECP5 上的以太网实验反之亦然(由 C-Elegans 提供)。
  • 1

rv_rtl

Verilog 中的基本 RISC-V 实现。
  • 0
  • MIT

rhd

微型 16 位 RISC 内核。
  • 0

SPI-Accelerometer

与我的 SPI 加速计项目相关的任何内容。
  • 0