用 Verilog 编写的库

xfcp

可扩展的FPGA控制平台。
  • 44
  • MIT

zbasic

一个简单的基本 ZipCPU 系统,专为测试和快速集成到新系统而设计。
  • 38

interpolation

应用于数字信号处理的数字插值技术。
  • 37

Verilog_Calculator_Matrix_Multiplication

这是一个简单的项目,展示了如何在 Verilog 中将两个 3x3 矩阵相乘。
  • 37
  • Mozilla Public License 2.0

NTHU-ICLAB

清華大學 | 積體電路設計實驗 (IC LAB) | 110上.
  • 34

MiSTery

用于 FPGA 的 Atari ST/STe 内核。
  • 30

demo-projects

各种 Kintex FPGA 板的演示项目(由 openXC7 提供)。
  • 30
  • BSD 3-clause "New" or "Revised"

Arcade-TMNT_MiSTer

适用于 MiSTer FPGA 平台的 Konami 忍者神龟。
  • 29
  • GNU General Public License v3.0 only

MiSTerFPGA_YC_Encoder

所有与 MiSTerFPGA 的 YC / NTSC 和 PAL 编码器相关的工作。
  • 29
  • MIT

fftdemo

该演示展示了如何组合多个组件来构建模拟频谱图。
  • 28

neorv32-verilog

♻️ 使用 GHDL 将 NEORV32 处理器转换为可综合的纯 Verilog 网表模块。
  • 28
  • BSD 3-clause "New" or "Revised"

a2o

A2O 内核是 A2I 的后续版本,采用 Verilog 编写,支持比 A2I 更少的线程数,但每个线程的性能更高,使用乱序执行(寄存器重命名、保留站、完成缓冲区)和存储队列。现在正在对其进行更新,以实现合规性并集成到开放项目中。 (由 OpenPOWERFoundation 提供)。
  • 27
  • GNU General Public License v3.0

FPGA_RealTime_and_Static_Sobel_Edge_Detection

在 OV7670 相机和静态图像上流水线实施 Sobel 边缘检测。
  • 27
  • MIT

dbgbus

zipcpu.com 上开发和展示的调试总线集合。
  • 27

jt89

sn76489兼容Verilog内核,重点是FPGA实现和Megadrive/主系统兼容性。
  • 26
  • GNU General Public License v3.0 only

gateware

IP 子模块,经过格式化以便于 CI 集成。
  • 24
  • GNU General Public License v3.0

boxlambda

基于 FPGA 的微机沙箱,用于软件和 RTL 实验。
  • 24
  • MIT

psram-tang-nano-9k

适用于 Sipeed Tang Nano 9K / Gowin GW1NR-LV9QN88PC6/15 FPGA 的开源 PSRAM/HyperRAM 控制器。
  • 24
  • Apache License 2.0

CPLD-Guide

复杂可编程逻辑器件 (CPLD) 指南。
  • 21

FPGA_OV7670_Camera_Interface

通过 VGA 实时传输 OV7670 摄像头,分辨率为 640x480,帧率为 30fps。
  • 21
  • MIT

Rosebud

FPGA 加速中间盒开发框架。
  • 20
  • MIT

color3

有关 eeColor Color3 HDMI FPGA 板的信息。
  • 19
  • MIT

RISC-V

使用 Verilog HDL 和 Zicsr 扩展设计实现 RV32I 内核。
  • 19
  • MIT

ice40_power

ICE40UP5K-SG48 器件的功耗分析。
  • 18
  • MIT

arrowzip

基于 ZipCPU 的 MAX1000 FPGA 板演示。
  • 17

icozip

用于 icoboard 的 ZipCPU 演示端口。
  • 16

caravel_fulgor_opamp

使用 Skywater SKY130 PDK 测试芯片通用运算放大器。
  • 15
  • Apache License 2.0

FusionConverter

开放硬件 NeoGeo MVS 到 AES 转换器的设计文件。
  • 15
  • GNU General Public License v3.0 only

dyract

DyRACT 开源存储库。
  • 14

cia-verilog

在 Verilog 中实现 8250 复杂接口适配器 (CIA)。
  • 14